為爭奪台積電CoWoS客戶,英特爾展示與Intel 18A/14A結合的先進封裝技術

12月24日消息,半導體大廠英特爾(Intel)近日展示了其在先進封裝領域的最新研發成果,推出一系列以Intel 18A 與Intel 14A 等先進節點製程的多芯粒(Multi-chiplet)產品概念。不僅展現了英特爾在Foveros 3D 與EMIB-T 先進封裝技術上的突破,更傳遞出其希望在高性能計算(HPC)、人工智慧(AI)及資料中心市場與台積電的CoWoS 封裝技術一決高下的信心。

英特爾本次技術展示的核心在於其精密且具高度擴展性的先進封裝構架。根據資料顯示,英特爾將利用Intel 14A-E 節點製程提供突破性的邏輯性能,該製程同時採用了第二代RibbonFET電晶體與全新的PowerDirect 技術。而在基礎晶片部分,則採用Intel 18A-PT 製程,這是首款採用背面供電技術的基礎晶片,能顯著提升邏輯密度與電力供應的可靠性。

此外,為了達到極致的垂直堆疊目標,英特爾還匯入了Foveros Direct 3D 技術,通過極細間距的混合鍵合(Hybrid Bonding)進行精密3D 堆疊。而在多芯粒互連方面,新一代的嵌入式多晶片互連橋接(EMIB-T)技術加入了矽穿孔(TSV)技術,可提供更高的頻寬,並整合更大規模的晶片組。

另外,英特爾還在展示視訊中披露了兩款極具前瞻性的概念設計,展現了其超越傳統光罩限制(Reticle Limit)的技術實力。其中在中階解決方案方面,可配備4個計算晶片與12個HBM。至於在旗艦解決方案方面,則是將規模擴大到16個計算晶片與24個HBM ,並可配置多達48個LPDDR5X 控製器,極大化AI 與資料中心工作執行所需的記憶體密度。

而且,這些設計採用了類似“Clearwater Forest”的構架,其基礎晶片負責搭載SRAM,並通過Foveros 3D 技術將頂層包含AI 引擎或CPU IP的計算晶片堆疊在上面。記憶體支援方面,英特爾強調其封裝方案能無縫相容目前的HBM3/HBM3E,以及未來的HBM4、HBM5 等新一代標準。

根據市場的分析,英特爾這次一系列展示動作,無疑是向台積電發出挑戰。台積電目前已規劃9.5倍光罩尺寸的CoWoS 解決方案,並結合A16 製程,以及超過12個HBM4E (通過CoWoS-L)。

然而,英特爾表示,其封裝構架具備超過12倍的光罩尺寸,顯示在規格上有意超越台積電。英特爾還特別強調,雖然Intel 18A 製程主要用於其內部產品,但Intel 14A 節點製程則是專為外部客戶設計的。因此,英特爾目前正積極與產業夥伴建立多元生態系,目的是提供更快的上市時間與更具韌性的供應鏈。

儘管英特爾過去在先進封裝領域早有建樹,例如被視為工程奇蹟的Ponte Vecchio 晶片,但受限於良率問題與研發延遲,該產品並未取得商業化上的成功,隨後如Falcon Shores 等多項計畫也遭取消。因此,目前英特爾正試圖憑藉Jaguar Shores,以及備受期待的Crescent Island AI GPU 捲土重來。

對英特爾而言,真正的考驗在於能否成功爭取到第三方客戶的訂單。尤其在Intel 14A 技術與先進封裝解決方案的加持下,英特爾似乎已準備好重新回歸晶圓代工市場的頂尖賽局。 (芯智訊)